差分跳頻系統(tǒng)編碼器與頻率轉(zhuǎn)移函數(shù)的匹配設計
格式:pdf
大小:1.5MB
頁數(shù):10P
人氣 :61
4.3
將編碼的差分跳頻系統(tǒng)等效為串行級聯(lián)碼,充分利用頻率轉(zhuǎn)移函數(shù)所產(chǎn)生的網(wǎng)格關(guān)聯(lián)信息,采用軟輸入軟輸出算法,進行類Turbo串行迭代譯碼,能有效改善系統(tǒng)的誤比特性能.因此,如何實現(xiàn)差分跳頻系統(tǒng)串行級聯(lián)結(jié)構(gòu)的外編碼器和頻率轉(zhuǎn)移函數(shù)(G函數(shù))的匹配設計是值得深入研究的問題.基于互信息的外信息轉(zhuǎn)移圖(EXIT)能有效預測迭代譯碼的收斂特性,并根據(jù)EXIT選擇適當?shù)膬?nèi)、外碼進行級聯(lián).采用基于互信息的EXIT圖分析差分跳頻串行級聯(lián)結(jié)構(gòu)中外編碼器和G函數(shù)的外信息轉(zhuǎn)移過程,提出了一種采用EXIT圖選擇G函數(shù)及外編碼器的方法.通過對該方法的理論分析和性能仿真,結(jié)果表明,在一定的輸入先驗信息量條件下,信噪比越高,G函數(shù)輸出互信息量越大;在給定信噪比條件下,不同G函數(shù)對應的輸出互信息量隨輸入先驗信息量增長速度不同,能有效實現(xiàn)對性能較好的G函數(shù)的選擇;對于給定G函數(shù),在不同外編碼方式下,通過EXIT圖能得到迭代譯碼收斂的門限值;能反應出不同編碼方式下的收斂特性的好壞,從而實現(xiàn)外編碼器和G函數(shù)的匹配設計.
旋轉(zhuǎn)編碼器測試系統(tǒng)設計
格式:pdf
大?。?span id="kau7cun" class="single-tag-height" data-v-09d85783>160KB
頁數(shù):未知
該文在對旋轉(zhuǎn)編碼器工作原理研究基礎(chǔ)上,提出一種基于單片機的旋轉(zhuǎn)編碼器測試系統(tǒng),該系統(tǒng)具有成本低、效率高等特點,該文在對旋轉(zhuǎn)編碼器的工作原理和分類進行研究的基礎(chǔ)上,針對基于單片機的旋轉(zhuǎn)編碼器測試系統(tǒng)展開了設計,該系統(tǒng)主要由單片機控制子系統(tǒng)、電源供電子系統(tǒng)、液晶顯示子系統(tǒng)、外部接口、控制按鍵等組成。
基于快速編碼算法的QC-LDPC碼編碼器設計與實現(xiàn)
格式:pdf
大小:113KB
頁數(shù):4P
該文設計了一種低復雜度編碼器并對其進行了硬件實現(xiàn)。該編碼器針對具有準循環(huán)結(jié)構(gòu)的ldpc碼,利用快速迭代編碼算法,在設計中只需簡單的循環(huán)移位以及異或操作就可實現(xiàn),因此具有較低的編碼復雜度。同時針對(528,264)的qc-ldpc碼,在xilinx公司virtex6系列的xc6vsx130t芯片上實現(xiàn)了該編碼器設計,經(jīng)過ise軟件布局布線后,結(jié)果顯示編碼器只消耗了280個slices資源,而編碼吞吐量達到了147.168mbps。另外利用時序仿真軟件isim進行驗證,結(jié)果顯示輸出比輸入只延遲了7個時鐘,可見該算法的編碼速度比較快。
堆料機編碼器測量系統(tǒng)的設計
格式:pdf
大?。?span id="yawmb2j" class="single-tag-height" data-v-09d85783>181KB
頁數(shù):未知
4.5
為準確獲取堆料機行走位置、旋轉(zhuǎn)和俯仰角度信息,采用fm451功能模板讀取絕對值編碼器和增量型編碼器數(shù)字信號,解決了s7-400不能同時讀取以上兩種編碼器信號的問題。介紹了系統(tǒng)設計,系統(tǒng)配置及程序編輯。系統(tǒng)投入使用后,數(shù)據(jù)信號準確,為堆料機持續(xù)正常作業(yè)提供了保證。
基于光電編碼器的相對轉(zhuǎn)角測量系統(tǒng)
格式:pdf
大?。?span id="kquannc" class="single-tag-height" data-v-09d85783>170KB
頁數(shù):4P
4.7
光電編碼器具有精度高、響應快、性能穩(wěn)定可靠等顯著特點,經(jīng)常被用于測量轉(zhuǎn)角和轉(zhuǎn)速.在介紹相對轉(zhuǎn)角測試系統(tǒng)組成結(jié)構(gòu)和工作原理基礎(chǔ)上,針對光電編碼器抖動對轉(zhuǎn)角測量精度的影響,本文提出一種綜合利用定時方式和d觸發(fā)器的抖動抑制方法,并給出以fpga為控制芯片的具體實現(xiàn)方案.通過實驗證明,該方法具有良好的穩(wěn)定性和可靠性.
視頻編碼器的對比和選擇
格式:pdf
大?。?span id="kmgz832" class="single-tag-height" data-v-09d85783>18KB
頁數(shù):1P
4.8
視頻編碼器的對比和選擇 本文來自hulu全球高級研發(fā)經(jīng)理、視頻編解碼與傳輸領(lǐng)域資深專家傅德良在 livevideostackcon2018熱身分享,并由livevideostack整理而成。在分享中,傅德良以 hulu實踐為基礎(chǔ),介紹了視頻編解碼標準與視頻編碼器間的紛爭以及視頻編碼器對比中的 常見誤區(qū)。 大家好,我是傅德良,在hulu主要負責的團隊是在做音視頻編解碼和傳輸相關(guān)的一些優(yōu) 化和開發(fā)的工作,很高興跟大家聊一聊對于視頻編碼器的對比和選擇。 主要內(nèi)容分為以下三個方面: 1,紛爭的視頻標準與視頻編碼器 2,視頻編碼器對比中的常見誤區(qū) 3,選擇最合適的視頻編碼器 由于今天的熱身分享時間相對比較有限,所以今天主要會講常見誤區(qū)這一塊,關(guān)于選擇最 合適的視頻編解碼器這個領(lǐng)域,更多的會在10月份的livevideostackcon2018正式分享 中進行介紹。 前言
基于DSP的視頻編碼器設計與實現(xiàn)
格式:pdf
大?。?span id="iw3ria3" class="single-tag-height" data-v-09d85783>195KB
頁數(shù):未知
4.4
用數(shù)字信號處理(dsp)實現(xiàn)視頻圖像的壓縮編碼應用靈活、擴展性好,可以克服專用芯片視頻編碼器和現(xiàn)場可編程門陣列(fpga)視頻編碼器的一些局限性,有廣泛的應用前景。論述了基于dsp64xx的視頻編碼器硬件平臺,著重分析了編碼器外部存儲器高速數(shù)字信號的信號完整性問題,對數(shù)據(jù)線、地址線的信號傳輸波形進行了仿真、分析,并詳細闡述了dsp視頻編碼器軟件框架結(jié)構(gòu)和軟件優(yōu)化策略。該編碼器已在工程中廣泛使用,性能穩(wěn)定可靠。
編碼器性能檢測系統(tǒng)抗干擾設計
格式:pdf
大?。?span id="bh3nxf8" class="single-tag-height" data-v-09d85783>1.3MB
頁數(shù):4P
4.6
為了提高編碼器性能的檢測精度和效率,提出了一種基于運動控制的全自動編碼器檢測系統(tǒng)。概述了該系統(tǒng)的模型、實現(xiàn)方法和工作原理,分析了現(xiàn)場干擾對編碼器性能產(chǎn)生的影響,提出了基于最小均方差的自適應濾波算法,并通過該濾波器還原編碼器真實輸出波形,使該系統(tǒng)準確地檢測編碼器的性能。試驗結(jié)果驗證了該方案的可行性。
旋轉(zhuǎn)編碼器安裝方法探討
格式:pdf
大?。?span id="tf8kxhi" class="single-tag-height" data-v-09d85783>174KB
頁數(shù):2P
4.6
分析編碼器幾種典型的安裝方式,和這些安裝方式的優(yōu)缺點。并提出一種新的安裝方式,完美解決現(xiàn)有的安裝方式的缺點。
基于DSP的低碼率實時視頻編碼器設計與實現(xiàn)
格式:pdf
大?。?span id="5i1epz2" class="single-tag-height" data-v-09d85783>588KB
頁數(shù):4P
4.5
該文以ti公司tms320dm642dsp為核心處理器設計實現(xiàn)了一個符合mpeg標準的低碼率實時視頻編碼器。主要特色是:提出并實現(xiàn)了中心三步搜索和菱形搜索相結(jié)合的方法進行快速運動搜索:提出并實現(xiàn)了一種新的全零塊預先判別方法;針對dsp系統(tǒng)結(jié)構(gòu)以及指令特點對編碼過程中的運算密集部分進行專門優(yōu)化。實驗表明.該文提出的快速運動搜索算法性能優(yōu)于中心三步搜索算法。全零塊預先判別機制在保證圖像質(zhì)量的同時能有效減小運算量并降低碼率。
特殊站場紅燈斷絲轉(zhuǎn)移區(qū)段軌道電路編碼
格式:pdf
大?。?span id="tikukbp" class="single-tag-height" data-v-09d85783>214KB
頁數(shù):3P
4.4
結(jié)合紅燈轉(zhuǎn)移、應答器設置、軌道電路編碼和列車運行規(guī)則等情況,對采用ctcs-2級列控系統(tǒng)的特殊站場,紅燈斷絲轉(zhuǎn)移區(qū)段軌道電路編碼設計方案進行探討。
電梯用編碼器
格式:pdf
大?。?span id="8bha3cg" class="single-tag-height" data-v-09d85783>169KB
頁數(shù):3P
4.8
電梯用編碼器 李敏敏 (廣州廣日電梯工業(yè)有限公司,廣州市 510510) 摘 要:介紹了編碼器的基本原理、在電梯上的作用、對其的要求及使用需要注意的 問題。 關(guān)鍵詞:編碼器;電梯;調(diào)速系統(tǒng) 1 引言 編碼器作為檢測轉(zhuǎn)速、線速度、角速度、 線隹移、角位移一種傳感器,是利用碼盤將這 些信號轉(zhuǎn)換成亮、暗光信號,再用各種光電器 件的光電效應將信號轉(zhuǎn)換成電信號輸出???以說是一種最簡單的數(shù)字式傳感器,精度高 且可靠,應用非常廣泛。隨著電梯技術(shù)的發(fā) 展,為電梯調(diào)速系統(tǒng)或控制系統(tǒng)提供速度、位 置信息的已大部分采用編碼器。 2 編碼器基本原理 編碼器有兩種形式:增量式編碼器和絕 對編碼器。 (1)增量式編碼器 增量式編碼器能夠以數(shù)字的形式確定被 測物體相對于某個基準點的瞬時位置,若配 上相應電路,可用于測量角速度,基準點可任 選,
基于DSP平臺的AVS視頻編碼器設計優(yōu)化
格式:pdf
大?。?span id="bi2lfys" class="single-tag-height" data-v-09d85783>458KB
頁數(shù):4P
4.5
介紹了在tms320dm6446dsp平臺上實現(xiàn)avs視頻編碼器的算法設計與優(yōu)化方法。在軟件整體設計優(yōu)化的基礎(chǔ)上,重點對運動估計等算法進行了優(yōu)化改進;同時針對平臺特點給出結(jié)構(gòu)優(yōu)化方法,主要包括提高代碼并行性及存儲器和數(shù)據(jù)搬移的優(yōu)化。測試結(jié)果表明,通過優(yōu)化,在保證圖像質(zhì)量損失較小的情況下,編碼器的編碼速率有顯著提高。
基于FPGA的MPEG-4視頻編碼器設計
格式:pdf
大?。?span id="gumt5ut" class="single-tag-height" data-v-09d85783>735KB
頁數(shù):4P
4.7
設計了一種用fpga實現(xiàn)mpeg-4編碼器方案。為進一步提高編碼的效率,在算法和結(jié)構(gòu)方面進行了優(yōu)化。提出了帶有判全零系數(shù)的loeffler快速dct算法,并采用"十字"形運動估計算法,設計了高度并行、緊湊流水線的fpga實現(xiàn)方案。用veriloghdl硬件描述語言編寫了代碼,在quartusii集成開發(fā)環(huán)境下,進行了fpga(field-programmablegatearray)系統(tǒng)仿真驗證。測試結(jié)果表明,該設計編碼高效,符合實時視頻通信的需求??蓮V泛應用于移動視頻通信和遠程無線監(jiān)控等領(lǐng)域。
用于交直流伺服系統(tǒng)的編碼器信號頻/壓變換電路
格式:pdf
大?。?span id="wysenty" class="single-tag-height" data-v-09d85783>333KB
頁數(shù):3P
4.4
介紹一種具有極性判別功能的頻率電壓轉(zhuǎn)換電路的原理.它可以根據(jù)正交輸出型編碼器信號的相位關(guān)系,輸出具有正負極性的模擬電壓信號.針對交直流速度伺服系統(tǒng)的光電編碼器信號電壓變換問題,給出了基于lm2907的f/v轉(zhuǎn)換器的雙極型頻壓轉(zhuǎn)換電路.
基于FPGA的可重構(gòu)視頻編碼器設計
格式:pdf
大小:524KB
頁數(shù):未知
4.5
針對現(xiàn)場可編程門陣列(fpga)平臺,提出可重構(gòu)視頻編碼(rvc)的硬件實現(xiàn)方案.為提高系統(tǒng)吞吐量和功能單元(fu)的可重用及可擴性,提出分層的、多顆粒度并存的、可重用的功能單元設計方法;為重構(gòu)的簡單性及降低實現(xiàn)復雜度,提出在功能單元之間采用不同的存儲結(jié)構(gòu)作為數(shù)據(jù)連接方式.最終實現(xiàn)支持h.264/avc和avs的全i幀可重構(gòu)視頻編碼器.結(jié)果表明,該編碼器在xilinxvirtex-5330上能夠分別實現(xiàn)h.264/avc標準下25幀及avs標準下37幀1920×1080視頻的實時編碼,比2個標準單獨的設計實現(xiàn)代價降低了33%.
AVS編碼器中幀內(nèi)預測模塊的硬件設計
格式:pdf
大小:278KB
頁數(shù):未知
4.6
根據(jù)avs標準中幀內(nèi)預測算法的特點,提出了一種應用于avs高清實時編碼器的幀內(nèi)預測硬件設計方案。該設計中將亮度和色度預測共用一個預測單元,采用6路數(shù)據(jù)并行流水處理的結(jié)構(gòu),提高了處理速度。同時在分析avs幀內(nèi)預測各模式算法的基礎(chǔ)上,結(jié)合移位寄存器操作實現(xiàn)各模式運算單元的進一步資源共享,簡化了參考數(shù)據(jù)選擇機制,減少資源消耗。實驗結(jié)果表明,該設計完全能夠滿足高清視頻圖像(1920×1080,30f/s(幀/秒))實時編碼要求。
基于CPLD的光電編碼器四倍頻電路的設計
格式:pdf
大?。?span id="evn8z0z" class="single-tag-height" data-v-09d85783>338KB
頁數(shù):未知
4.4
在工業(yè)測控系統(tǒng)中,光電編碼器用于測量電機的角位移。由于現(xiàn)場的干擾以及光電編碼器的高分辨率的特點,常運用四倍頻電路來提高被控電機的測量精度和控制精度。設計基于可編程邏輯器件cpld,利用cpld的可重構(gòu)性,在系統(tǒng)可編程以及能夠?qū)崿F(xiàn)復雜邏輯功能的特點,設計了光電編碼器信號的四倍頻電路。測試結(jié)果表明,這種方法實用有效,實現(xiàn)了四倍頻、鑒相和計數(shù)功能,具有成本低、設計靈活的優(yōu)點,提高了電機的控制精度。
手動報警按鈕怎么用編碼器編碼
格式:doc
大?。?span id="k0ebclq" class="single-tag-height" data-v-09d85783>78KB
頁數(shù):4P
4.7
本文將對手動報警按鈕在建設工程領(lǐng)域中使用編碼器編碼的方法進行對比和比較。通過詳細的說明內(nèi)容,幫助讀者了解手動報警按鈕的編碼方式,并為建筑工程中的安全管理提供參考。
文輯推薦
知識推薦
百科推薦
職位:造價工程師
擅長專業(yè):土建 安裝 裝飾 市政 園林