《高速數(shù)字電路設計與安裝技巧》是“圖解實用電子技術叢書”之一。《高速數(shù)字電路設計與安裝技巧》從實用的角度出發(fā),輔以大量圖表,詳細介紹印制電路板的高速化與頻率特性,高速化多層印制電路板的靈活運用方法,時鐘信號線的傳輸延遲主要原因,高速數(shù)字電路板的實際信號波形,傳輸延遲和歪斜失真的處理,高速緩沖器Ic的種類與傳輸特性,旁路電容器的作用及其最佳容量,布線電感的降低方法,傳輸線路的阻抗調整方法,印制電路板圖形的阻抗設計,不產(chǎn)生噪聲的高速電路及印制電路板的設計等。
第1章 印制電路板的高速化與頻率特性
1.1 數(shù)字電路的高速化與印制電路板的實際情況
1.2 印制電路板材料和高頻率特性
第2章 高速化多層印制電路板的靈活運用方法
2.1 為什么使用多層印制電路板
2.2 如何確定印制電路板的層數(shù)
2.3 各層信號的作用
2.4 高速數(shù)字電路板的圖形設計的基礎知識
2.5 焊接孔的形狀和間隙
2.6 多層印制電路板的構造和新的制造方法
第3章 時鐘信號線的傳輸延遲的主要原因
3.1 印制電路板上主要的延遲原因
3.2 實際的高速IC的傳輸特性
3.3 印制電路板的傳輸特性
第4章 高速數(shù)字電路板的實際信號波形
4.1 高速傳輸時DIMM周圍可能存在的問題
4.2 實際高速電路板的時鐘信號波形
第5章 傳輸延遲和歪斜失真的處理
5.1 真空中傳輸信號的速度
5.2 印制電路板圖形中傳輸信號的速度
5.3 由布線產(chǎn)生的延遲和電路的操作安全系數(shù)
5.4 布線之間傳輸時間差的處理方法
第6章 高速緩沖器IC的種類與傳輸特性
6.1 高速驅動器IC的電氣特性
6.2 總線緩沖器的傳輸特性
6.3 時鐘驅動器的傳輸特性
6.4 PLL內置型時鐘驅動器的傳輸特性
第7章 旁路電容器的作用及其最佳容量
7.1 旁路電容器的操作
7.2 IC和旁路電容器之間流動的電流
7.3 電容器容量值的計算實例
7.4 適合作旁路電容的電容器
7.5 流向高速IC電源管腳的電流
7.6 IC等價內部電容容量的計算方法
7.7 旁路電容器的容量和電源的波動
7.8 旁路電容器的數(shù)量和輻射噪聲的變化情況
7.9 實際旁路電容器的正確安裝位置
第8章 布線電感的降低方法
8.1 重視印制電路板圖形的電感成分
8.2 兩種電感
8.3 空氣中的銅線產(chǎn)生的電感
8.4 印制電路板圖形的形狀和實際等效電感
8.5 印制電路板圖形的電感和電壓波動
8.6 旁路電容器-電源管腳之間的距離和電源電壓波動
8.7 實際等效電感和電源電壓波動
8.8 電源和接地圖形之間的距離以及輻射噪聲
第9章 傳輸線路的阻抗調整方法
9.1 阻抗調整的定義
9.2 衰減阻抗和終端阻抗的計算方法
9.3 阻抗調整的效果
第10章 印制電路板圖形的阻抗設計
10.1 印制電路板圖形的阻抗變化和反射
10.2 各種傳輸線路和特性阻抗
10.3 總線信號的布線之間存在的歪斜失真問題
10.4 布線構造與傳輸速度/特性阻抗/信號波形之間的關系
10.5 兩根布線傳輸電流的方向和阻抗變化
第11章 不產(chǎn)生噪聲的高速電路設計
11.1 深刻理解時鐘信號波形
11.2 所謂理想的時鐘波形是什么樣的呢
11.3 來自于印制電路板的輻射噪聲本身的情況
11.4 在導線中流過的電流和輻射噪聲的動作
11.5 輻射噪聲的計算實例
11.6 緩沖器IC的操作速度與輻射噪聲的級別
第12章 不產(chǎn)生噪聲的印制電路板設計
12.1 來自電路板的輻射噪聲的原因和對策
12.2 循環(huán)線路產(chǎn)生的輻射噪聲
12.3 betta ground能夠起到降低噪聲的效果
12.4 距印制電路板一定距離上的電場強度
12.5 實際電路板元器件的布局與輻射噪聲
12.6 削減浪費的衰減阻抗
12.7 電路板的厚度和輻射噪聲
12.8 旁路電容器的位置及其附近磁場的變化
參考文獻 2100433B
數(shù)字電路設計 D觸發(fā)器能組成計數(shù)器嗎?具體的電路圖?
把N個帶有反相輸出端(D非)的D觸發(fā)器串聯(lián)起來,每個D觸發(fā)器的反相輸出端接到自己的D輸入端,前一級的輸出作為后級的時鐘輸入信號,就構成N位二進制異步計數(shù)器。
數(shù)字電路4017可以做十路流水燈用NE555做脈沖發(fā)生器可以隨意調節(jié)速度。
數(shù)字電路與邏輯設計是計算機專業(yè)和電子信息類專業(yè)的一門硬件基礎課。數(shù)字電路與邏輯設計:主要內容包括數(shù)字邏輯電路基礎知識、邏輯門、邏輯代數(shù)與邏輯函數(shù)、組合邏輯電路、觸發(fā)器、時序邏輯電路、半導體存儲器和可編...
格式:pdf
大?。?span id="tufip6n" class="single-tag-height">119KB
頁數(shù): 2頁
評分: 4.8
現(xiàn)在我國電子技術已經(jīng)得到了很大的發(fā)展前進,集成電路也已經(jīng)得到了廣泛的應用.在數(shù)字電路之中,數(shù)字集成電路已經(jīng)成為了不可或缺的一部分.這是因為數(shù)字集成電路存在很大的優(yōu)勢,比如說具有極強的抗干擾性,同時其噪聲容限也相對較強,但是其也和其他電路類型相同,容易被數(shù)字電路內部因素以及外部因素的干擾,同時若是在使用階段不能夠科學裝配,則可能會造成數(shù)字電路因受到過大的干擾,造成其不能夠正常運行.所以一定要使用有效的抑制干擾辦法,從而使干擾的影響可以減少到最低.本文主要探究了在數(shù)字電路設計環(huán)節(jié),抗干擾技術的主要應用.
格式:pdf
大小:119KB
頁數(shù): 2頁
評分: 4.4
文章結合實際設計經(jīng)驗,對數(shù)字電路設計中的抗干擾技術作了詳細論述,為提高數(shù)字電路的抗干擾能力提供參考。
對于剛剛進入高速數(shù)字電路設計領域的工程技術人員而言,高速數(shù)字電路設計所涉及的信號完整性(SI)、電源完整性(PI)、電磁完整性(EMI)的內容和問題實在太多,需要面對復雜的理論推導、建模和仿真分析,以及名目繁多的高速現(xiàn)象,大量的、甚至矛盾的經(jīng)驗法則和設計原則。
本書是為從事高速數(shù)字電路設計的工程技術人員編寫的一本介紹高速數(shù)字電路設計基本知識、設計要求與方法的參考書。本書沒有大量的理論介紹、公式推導和仿真分析,而是從工程設計要求出發(fā),通過介紹大量的設計實例,圖文并茂地來說明高速數(shù)字電路設計中的一些技巧與方法,以及應該注意的問題,具有很好的工程性和實用性。
本書共分10章。第1章電阻元件,介紹了電阻元件的基本特性,以及高速數(shù)字電路中的電阻器的阻抗頻率特性,單位長度、互連線、方塊電阻的特性。
第2章電容元件,介紹了電容元件的基本特性,電容器的阻抗頻率特性和衰減頻率特性,電容器的ESR和ESL特性,片狀電容器的使用與PCB設計,低ESL電容器的結構和阻抗頻率特性,片狀三端子電容器的頻率特性與PCB設計,X2Y?電容器特性與PCB設計,可藏于PCB基板內的電容器,PCB的平行板、導線、過孔電容和互容,埋入式電容特性與應用,以及IC的封裝電容。
第3章電感元件,介紹了電感元件的基本特性,電感器的阻抗頻率特性和Q值頻率特性,電感器的電感值DC(直流)電流特性,電感器的選擇,互感,局部電感,回路電感,PCB的導線、過孔電感和互感,IC封裝的電感,電感引起的"地彈"與控制,以及LC串聯(lián)/并聯(lián)電路的阻抗特性。
第4章鐵氧體元件,介紹了鐵氧體和鐵氧體磁珠的基本特性,信號線用、電源線用片式鐵氧體磁珠特性、選擇與應用,EMC(電磁兼容)用鐵氧體類型和阻抗頻率特性。
第5章高速數(shù)字電路的PDN設計,介紹了PDN與SI、PI和EMI的關系,PDN的拓撲結構,VRM與高速數(shù)字系統(tǒng)的供電要求,去耦電容器,PCB電源/地平面的功能和設計的一般原則,多層電源/地平面的設計,電源/地平面的主要缺點和負作用,封裝電源/地平面和芯片電源分配網(wǎng)絡,目標阻抗的定義,基于目標阻抗的PDN設計,利用目標阻抗計算去耦電容器的電容量,基于功率傳輸?shù)腜DN設計方法,以及利用電源驅動的負載計算電容量方法。
第6章高速數(shù)字電路的去耦電路設計,介紹了高速數(shù)字電路去耦電路的結構與特性,去耦電路的插入損耗測量,電容器、電感器和鐵氧體磁珠的插入損耗特性,影響電容器噪聲抑制效果的因素,LC濾波器(去耦電路),使用去耦電容抑制電源電壓波動的方法,使用去耦電容降低IC的電源阻抗方法,PDN中的去耦電容和去耦電容器的容量計算。
第7章FPGA的PDN設計,介紹了FPGA的PDN模型,F(xiàn)PGA PDN對去耦電容器的要求,PCB 電流通路電感,PCB 疊層和層序, VirtexTM-5 FPGA的PDN設計例,F(xiàn)PGA PDN設計和驗證,以及仿真工具。
第8章高速數(shù)字電路的信號完整性,介紹了模擬信號與數(shù)字信號特性,信號的時域與頻域的相關概念,脈沖(數(shù)字)信號的參數(shù),上升時間與帶寬(頻寬)的關系,電路的全波、離散、集總電性等效模型,傳輸線的定義,PCB傳輸線結構與特性,反射的產(chǎn)生,傳輸線的反射,反彈圖,反射現(xiàn)象的改善方法,電容耦合產(chǎn)生的串擾(容性串擾),電感耦合產(chǎn)生的串擾(感性串擾),減小PCB上串擾的一些措施,SSN(同時開關噪聲)成因以及降低SSN的一些措施,抖動和噪聲對信號的影響,產(chǎn)生抖動和噪聲的根源,時鐘抖動的基本特性時鐘的相位抖動、周期抖動和周期間抖動,時鐘抖動對同步系統(tǒng)和異步系統(tǒng)的影響,時鐘電路的PCB設計,眼圖的構成、參數(shù)和特性以及應用。
第9章高速數(shù)字電路的EMI抑制,介紹了抑制EMI噪聲(降噪)的基本原理,高速數(shù)字電路的差模輻射模型與控制,高速數(shù)字電路的共模輻射模型與控制,數(shù)字電路板中的IC電源線、PCB布局、電纜的輻射噪聲與控制,數(shù)字系統(tǒng)中的LCD面板、DC電源線、機箱、總線、GND、USB線、外部插卡、DC電源輸入端、接口電纜端口、LVDS電纜連接部分、時鐘線的輻射噪聲與控制,AC電源線上的差模噪聲與共模噪聲,AC電源線降噪處理用的共模扼流線圈和混合扼流線圈特性與應用,開關電源的AC電源線降噪處理措施。
第10章高速信令標準,介紹了高速信令標準GTL系列標準、LVDS標準、HSTL標準、SSTL標準、ECL標準、CML標準的規(guī)范要求與特性,以及LVDS PCB布線的一般原則,不同高速信令標準之間的DC耦合,不同高速信令標準之間的AC耦合。
《安裝工程造價答疑解惑與經(jīng)驗技巧》是為安裝專業(yè)造價人員加強基礎知識、拓寬知識面、增強解決實際造價問題的能力所編。《安裝工程造價答疑解惑與經(jīng)驗技巧》詳盡地解答了工程造價實踐領域的常見疑難問題、提供了許多解決實際問題的經(jīng)驗技巧。讀者通過學習一個個疑難解答與經(jīng)驗技巧,能快速提高解決實際工作問題的能力。《安裝工程造價答疑解惑與經(jīng)驗技巧》可供建設單位、施工單位、造價咨詢單位、監(jiān)理單位、審計部門、評審部門造價從業(yè)人員、工程管理人員工作參考。 2100433B
司淑梅等的《數(shù)字電路設計與制作》以制作實用、趣味、常見的電子產(chǎn)品為主線。學生通過實際動手做產(chǎn)品來掌握所學的知識、提高操作技能。全書由邏輯筆的設計與制作、數(shù)碼顯示器的設計與制作、搶答器的設計與制作、簡易電子琴的設計與制作、簡易數(shù)字頻率計的設計與制作、簡易數(shù)字電壓表的設計與制作和多功能數(shù)字鐘的綜合設計與制作7個項目組成。
其中多功能數(shù)字鐘綜合設計與制作包含了前面6個項目的所有內容,可以將前面所學的內容有機地、系統(tǒng)地結合起來。
《數(shù)字電路設計與制作》可作為高職高專電子信息、通信、機電和電氣自動化等相關專業(yè)的電子技術理論課教材,也可供從事電子工作的工程技術人員參考。